Студопедия

КАТЕГОРИИ:

АвтоАвтоматизацияАрхитектураАстрономияАудитБиологияБухгалтерияВоенное делоГенетикаГеографияГеологияГосударствоДомЖурналистика и СМИИзобретательствоИностранные языкиИнформатикаИскусствоИсторияКомпьютерыКулинарияКультураЛексикологияЛитератураЛогикаМаркетингМатематикаМашиностроениеМедицинаМенеджментМеталлы и СваркаМеханикаМузыкаНаселениеОбразованиеОхрана безопасности жизниОхрана ТрудаПедагогикаПолитикаПравоПриборостроениеПрограммированиеПроизводствоПромышленностьПсихологияРадиоРегилияСвязьСоциологияСпортСтандартизацияСтроительствоТехнологииТорговляТуризмФизикаФизиологияФилософияФинансыХимияХозяйствоЦеннообразованиеЧерчениеЭкологияЭконометрикаЭкономикаЭлектроникаЮриспунденкция

Загрузка счетчика новым числом во время счета не влияет на текущий счет, но последующий после запуска счет будет осуществляться с новым коэффициентом пересчета.




1. 10101010+01010100= 11111110

2.Cигнал запроса на прерывание микропроцессора i8080 обозначается INT

3.БРОН -это...1. B C D E H L 2. Блок регистров обшего назначения

4.В SP хранится адрес стековой области памяти, к которой сделано последнее обращение

5.В качестве каких устройств могут использоваться регистры (выберите все правильные варианты) 1.преобразователей и генераторов кодов 2. устройств временной задержки информации 3. безадресных запоминающих устройств

6.Выбрать правильный вариант схемной реализации логического элемента И диодной логики Счетчики импульсов с последовательным переносом – это
счетчики, у которых под воздействием входного импульса состояния переключающих разрядов изменяется поочередно друг за другом

7.Выбрать правильный вариант таблицы истинности для RS-триггера с прямым управлением S R Qt Qt+1
0 0 0 0
1 0 1 1
0 1 0 0
1 1 1 запрещ. реж.

8. Выбрать правильный вариант таблицы истинности для двухвходовых логических элементов Х1 Х2 ИЛИ И ИЛИ-НЕ И-НЕ
0 0 0 0 1 1
1 0 1 0 0 1
0 1 1 0 0 1
1 1 1 1 0 0

9.Выходные шины счетчика импульсов - это всегда прямые выходы триггеров, входящих в состав счетчика

10. Дать определение триггераэто логическая схема, представляющая собой цифровой элемент с двумя устойчивыми состояниями, в каждом из которых может находится бесконечно долгое время

11.Для чего предназначен вход С в триггерах при С=1 разрешено изменять состояние триггера на выходе

12.Если данный вход равен, 1 то процессор находится в состоянии ожидания WAIT

13.За счет чего реализуется счетный режим в Т-триггере за счет создания обратных связей с Q2 на R1 и неQ2 на S1

14.Как вводится информация в однофазный регистр в прямом или обратном (инверсонм) коде числа

15.Как вводится информация в параллельный регистр одновременно всеми разрядами

16.Как вводится информация в последовательный регистр поочередно, разряд за разрядом, обычно начиная с младшего

17. Как изменится таблица истинности для SCR- триггера, выполненного на RS-триггерах с прямым управлением от таблицы истинности SСR-триггера, выполненного на RS- триггерах с инверсным управлением не изменится

18. Как изменяется частота выходных импульсов на выходе Т-триггера по сравнению с частотой входного сигнала увеличивается в два раза

19.Как называется операция логического сложения? Дизъюнкция

20.Как называется операция логического отрицания? Инверсия

21.Как называется операция логического умножения? Конъюнкция

22.Как определить состояние триггера Состояние триггера определяется в зависимости от значения сигнала на прямом выходе (Q)

23.Как перевести JK-триггер в режим DC-триггера соединить входы J и К, включив между ними инвертор

24.Как перевести JK-триггер в счетный режим объединить входы J и К, подать на них "1"

25.Какие входы отсутствуют у асинхронных триггеров С

26.Какие процессы используются для преобразования сигналов из аналоговой формы в цифровую дискретизация, квантование, кодирование

27.Какие типы многоразрядных сумматоров существуют последовательного действия с использованием дополнительных регистров

28.Какие элементы используются в АЦП следящего типа импульсный генератор, счетчик реверсивный, компаратор, ЦАП

29.Каким образом DC-триггер можно перевести в счетный режим соединить выход неQ со входом D, создав обратную связь

30.каким образом в сумматоре вычитание заменяется сложением с помощью представления вычитаемого в виде дополнительного кода

31.Какими значениями управляющих сигналов определяют запрещенное состояние RS-триггера с инверсным управлением неS=0 неR=1

32.Какой вход RS-триггеров с инверсным управлением служит для установки триггера в "единицу" неS

33.Какой вход RS-триггеров с прямым управлением служит для установки триггера в "ноль" R

34.Какой вход RS-триггеров с прямым управлением служит для установки триггера в "единицу" S

35. Какой триггер называется универсальным и почему? JK-триггер, так как может работать в режимах Т-триггера, DC-триггера и SCR-триггера

36.Команда в которой данные идут следом за кодом команды, называется командой с ___________ способом адресации непосредственным

37.Микропроцессор I8080A содержит выводов? 40

38.Микропроцессор содержит: 1. арифметико-логическое устройство 2. устройство управления 3. устройство управления

39. МикроЭВМ содержит: Шина управления, микропроцессор, порты ввода и вывода, ПЗУ, ОЗУ, Шина адреса, шина данных

40.МП I8080A имеет типов машинных циклов 10

41.На выходах счетчика импульсов записан результат счета. При этом: на выходе первого триггера записан младший разряд получившегося двоичного числа

42.На каких логических схемах строятся параллельные регистры на однотактных RS и DC-триггерах

43.На каких логических схемах строятся последовательные регистры на двухтактных DC и JK-триггерах

44. На каких логических элементах строится асинхронный RS-триггер с прямым управлением только ИЛИ-НЕ

45.На каких логических элементах строится синхронный RS-триггер с инверсным управлением ТОЛЬКО И-НЕ

46.Назначение регистров Прием, хранение и выдача информации ,представленной в двоичном коде

47.Назначение счетчика импульсов на триггерах считать количество импульсов, поступивших на вход

48. Операция когда второй и третий байт указывают на адрес операнда в памяти называется командой с способом адресации. ПРЯМЫМ

49.Операция когда операнд находят в памяти, используя одну из регистровых пар, называется командой с способом адресации.КОСВЕННЫМ

50. Операция, в которой операнд не задается, называется командой с способом адресации. НЕЯВНЫМ

51.Операция, когда источник и приемник точно определены, и находятся в регистрах называется командой с способом адресации.РЕГИСТРОВЫМ

52. Определение логического элемента И:
функция, реализуемая логическим элементом И принимает значение логической единицы, если и на первом, и на втором, и на всех входах присутствует уровень логической едиинцы? Верно

53.Определение логического элемента И:
функция, реализуемая логическим элементом И принимает значение логической единицы, если и на первом, и на втором, и на всех входах присутствует уровень логического нуля неверно

54.Определение логического элемента И:
функция, реализуемая логическим элементом И принимает значение логической единицы, если и на первом, и на втором, и на всех входах присутствует уровень логической едиинцы ВЕРНО

55.Определение логического элемента И:
функция, реализуемая логическим элементом И принимает значение логической единицы, если и на первом, и на втором, и на всех входах присутствует уровень логической едиинцы ВЕРНО

56. Определение логического элемента И:
функция, реализуемая логическим элементом И принимает значение логической единицы, если и на первом, и на втором, и на всех входах присутствует уровень логической едиинцы ВЕРНО

57.Определение логического элемента И:
функция, реализуемая логическим элементом И принимает значение логической единицы, если и на первом, и на втором, и на всех входах присутствует уровень логического нуля НЕВЕРНО

58.Определение логического элемента ИЛИ:
функция, реализуемая логическим элементом ИЛИ принимает значение логической единицы, если или на первом, или на втором, или на всех входах одновременно присутствует уровень логической единицы ВЕРНО

59. Отличия Булевой алгебры или алгебры логики от обычной :
- функция и аргумент принимают значения от нуля до бесконечности;
- существует 5 логических операций: И, ИЛИ. НЕ, И-НЕ, ИЛИ-НЕ. НЕВЕРНО

60.По способу записи информации триггеры подразделяются на: 1. синхронные;2. асинхронные. ВЕРНО

61.При каких значениях управляющих сигналов RS-триггер с инверсным управлением имеет на выходе Q=0 неS=1 неR=0

62.При каких значениях управляющих сигналов RS-триггер с инверсным управлением имеет на выходе Q=1 неS=0 неR=1

63. При каких значениях управляющих сигналов RS-триггер с инверсным управлением имеет на выходе Q=0 неS=1 неR=0

64. При каких значениях управляющих сигналов RS-триггер с инверсным управлением имеет на выходе Q=1 неS=0 неR=1

65.При каких значениях управляющих сигналов RS-триггер с инверсным управлением имеет на выходе Q=0 неS=1 неR=0

66.При каких значениях управляющих сигналов RS-триггер с прямым управлением имеет на выходе Q=1? S=1 R=0

67. При каких значениях управляющих сигналов RS-триггер с прямым управлением имеет на выходе Q=0 S=0 R=1

68.При каких значениях управляющих сигналов RS-триггер с прямым управлением имеет на выходе Q=1 S=1 R=0

69.При каких значениях управляющих сигналов RS-триггер с прямым управлением имеет на выходе Q=0 S=0 R=1

70.При поступлении какого сигнала Т-триггер устанавливается в "1 по заднему фронту входного нечетного импульса

71.При работе вычитающего счетчика все разрядные триггеры перед началом счета должны быть: установлены в единичное состояние

72. При работе суммирующего счетчика все разрядные триггеры перед началом счета должны быть: сброшены в нулевое состояние

73. Признак флага AC=1 был перенос между тетрадами

74.Признак флага S=1 число отрицательное

75.Признак флага Z=1 число нулевое

76.Разрядность шины адреса МП I8080A 16

77. Разрядность шины данных МП I8080A 8

78.Расшифруйте понятие АЛУ Арифметико-логическое устройство

79.Реверсивный счетчик импульсов – это

80. сигнал ожидания микропроцессора i8080 обозначается WAIT

81.сигнал управления чтением i8080 обозначается –RD

82. Сколько выходов имеет триггер? 2

83.Сколько и какие триггеры необходимы для организации работы двухтактного триггера два синхронизируемых RS-триггера

84.Сколько и каких логические элементов требуется для реализации мультиплексора с четырьмя информационными входами (при инверсном входе С) 4И+3НЕ+1ИЛИ

85.Сколько информационных каналов можно подключить к мультиплексору, если имеется 3 адресных входа 8

86. Сколько логических элементов и какие логические элементы используются для реализации на выходе шифратора 4-разрядного двоичного числа 4 ИЛИ

87.Сколько полных сумматоров используется для построения сумматоров параллельного действия n сумматоров, где n- число разрядов

88.Счетчики импульсов с последовательным переносом – это счетчики, у которых под воздействием входного импульса состояния переключающих разрядов изменяется поочередно друг за другом

89.Счетчики импульсов с последовательным переносом – это счетчики, у которых под воздействием входного импульса состояния переключающих разрядов изменяется поочередно друг за другом

90.Укажите вход готовности внешних устройств RDY

91.Укажите вход готовности внешних устройств RDY

92.Укажите вход запроса захвата магистралей HLD

93.Укажите вход запроса на прерывание INT

94.Укажите вход сигнала начальной установки системы. После прекращения действия сигнала программный счетчик микропроцессора устанавливается в 0 состояние RES

95. Укажите вход сигнала начальной установки системы. После прекращения действия сигнала программный счетчик микропроцессора устанавливается в 0 состояние RES

96.Укажите вход сигнала начальной установки системы. После прекращения действия сигнала программный счетчик микропроцессора устанавливается в 0 состояние RES

97.Укажите вход управления записи в память(внешнее устройство) WRO

98.Укажите вход(ы) синхронизации F1 F2

99.Укажите вход, предназначенный для синхронизации микросхемы, который определяет начало каждого машинного цикла SYNC

100.Укажите выход подтверждения захвата магистралей HLDA

101.Укажите выход подтверждения прерывания INTA

102.Укажите команду инверсии аккумулятора CMA

103. Укажите команду инкремента аккумулятора INR A

104.Укажите команду с неявным способом адресации CMA

105.Укажите команду с прямым способом адресации LDA 0956H

106.Укажите команду с прямым способом адресации SHLD 0956H

107.Укажите команду с регистровым способом адресации ADD D

108. Укажите операцию сложения ADD D

109. Укажите память со свободным доступом RAM

110.Уровень логического нуля для схем с напряжением питания 5В составляет: ≤0,4 В

111.Уровень логической единицы для схем с напряжением питания 5В составляет: ≥2,4 В

112. Цикл фон Неймана 1.в регистр команд помещается код команды 2.дешифрация команды 3.выполнение команды 4.увеличение счетчика на 1

113.Частота следования импульсов на выходе каждого последующего триггера в счетчике импульсов точно в 2 раза меньше, чем на входе

114.Чем отличается JK-триггер от RS-триггера отсутствием запрещенных состояний входных сигналов

115.Чем отличается JK-триггер от RS-триггера отсутствием запрещенных состояний входных сигналов

116.Число 6Dh ЧЕТНОЕ-НЕ ЧЕТНОЕ, ПОЛОЖИТЕЛЬНОЕ-ПОЛОЖИТЕЛЬНОЕ

117.Что такое дополнительный код числа, представленного в виде двоичного кода инверсия вычитаемого + добавление единицы в младший разряд

118.Что такое синхронный триггер это триггер, который кроме информационных входов имеет дополнительный синхровход С

119.Шина, предназначена для передачи адреса ячейке памяти (портам ввода вывода) Adress Bus

120.Шина, управляющая работой системы Control Bus










Последнее изменение этой страницы: 2018-05-29; просмотров: 180.

stydopedya.ru не претендует на авторское право материалов, которые вылажены, но предоставляет бесплатный доступ к ним. В случае нарушения авторского права или персональных данных напишите сюда...