Студопедия

КАТЕГОРИИ:

АвтоАвтоматизацияАрхитектураАстрономияАудитБиологияБухгалтерияВоенное делоГенетикаГеографияГеологияГосударствоДомЖурналистика и СМИИзобретательствоИностранные языкиИнформатикаИскусствоИсторияКомпьютерыКулинарияКультураЛексикологияЛитератураЛогикаМаркетингМатематикаМашиностроениеМедицинаМенеджментМеталлы и СваркаМеханикаМузыкаНаселениеОбразованиеОхрана безопасности жизниОхрана ТрудаПедагогикаПолитикаПравоПриборостроениеПрограммированиеПроизводствоПромышленностьПсихологияРадиоРегилияСвязьСоциологияСпортСтандартизацияСтроительствоТехнологииТорговляТуризмФизикаФизиологияФилософияФинансыХимияХозяйствоЦеннообразованиеЧерчениеЭкологияЭконометрикаЭкономикаЭлектроникаЮриспунденкция

Описание работы микропроцессорного устройства




 

Разработанное МПУ состоит из БИС и ИС, а также из контуров обрамления. МПУ работает следующим образом: с выхода генератора входных сигналов реализованного на простейших логических элементах и электра радио элементах, формируется сигнал, который поступает на шину данных. Процессор формирует сигнал, разрешающий запись информации в регистр АX процессора. Процессор формирует запрос в ПЗУ о считывании адреса следующей микрокоманды. Считанная по этому адресу из памяти команда поступает на шину данных и принимается в микропроцессор, где она выполняется. В счетчике команд микропроцессора формируется адрес следующей команды. После окончания исполнения данной команды на шину адреса поступает адрес следующей команды. Затем данные считываются из регистра А и заносятся в ячейку оперативной памяти H1 и считывается очередная команда из ПЗУ.

В процессе обработки данных таймер считает количество тактов, равное 2*106. После завершения подсчетов, таймер формирует управляющий сигнал, который запрещает прохождение тактовых импульсов с генератора входных сигналов.

Полученный результат обработки информации выводится на блок индикации. В блоке индикации происходит преобразование двоичного кода в семи сегментный код с помощью дешифраторов К555ИД18.  

4 Разработка блок-схемы и программы на языке ассемблера работы микропроцессорного устройства

 

В ходе курсового проекта разработан алгоритм для выполнения подсчета сигналов с нелинейностью вершины более 20%. Алгоритм представлен на рисунке 3.1.

L=L+1
H=H+1
B=0 D=0
H=H+1
D+1
                                                                                   

 

 

ФФ

 










Последнее изменение этой страницы: 2018-04-12; просмотров: 171.

stydopedya.ru не претендует на авторское право материалов, которые вылажены, но предоставляет бесплатный доступ к ним. В случае нарушения авторского права или персональных данных напишите сюда...